我正在查看我更新的设计中目前的内存排列,并实现了一些东西:
1)逻辑板上的RAM是MC6810,只有128个字节,部分经过长时间且众所周知的部分(显然有些弹球机也使用此特殊的RAM芯片)。
2)接口板上的RAM为6116,容量为2K字节,其中仅使用128个字节,仍然是“常见”部分。
我希望能够调整部分地址解码,使得我可以使用6116用于两个地址范围,而无需重写固件(如果我找不到一些NoS SC44125S,我可能必须重新签署电路板使用HC11变体代替......也可以同时解决RAM)。
附图包含所有现有的“粘合逻辑”地址解码,由固件调用的地址范围等。
我有一个普遍的想法,我需要为RAM方程做些什么(它涉及将NAND和XOR门添加到RAM解码线),但希望了解大脑信任是否可以看到任何同样可行的方法。
1)逻辑板上的RAM是MC6810,只有128个字节,部分经过长时间且众所周知的部分(显然有些弹球机也使用此特殊的RAM芯片)。
2)接口板上的RAM为6116,容量为2K字节,其中仅使用128个字节,仍然是“常见”部分。
我希望能够调整部分地址解码,使得我可以使用6116用于两个地址范围,而无需重写固件(如果我找不到一些NoS SC44125S,我可能必须重新签署电路板使用HC11变体代替......也可以同时解决RAM)。
附图包含所有现有的“粘合逻辑”地址解码,由固件调用的地址范围等。
我有一个普遍的想法,我需要为RAM方程做些什么(它涉及将NAND和XOR门添加到RAM解码线),但希望了解大脑信任是否可以看到任何同样可行的方法。
上次编辑: